OmniTek Zynq-7000 SoC 广播开发套件专门针对广播设备领域常见的复杂视频设计而开发,是同类产品中首款在单一器件上集成完全可编程软硬件的产品。该套件经优化,可在软硬件中提供一系列视频/图形处理接口和高速接口,而O/S和应用处理则可通过运行在嵌入式双核Cortex-A9处理系统上的软件来完成。
OmniTek Zynq-7000 SoC 广播开发套件非常适合加速以下广播级产品的开发:
加速IP视频传输解决方案的开发
赛灵思和赛灵思联盟计划认证成员Barco Silex之间达成的新计划,旨在帮助广播设备OEM厂商加速产品开发速度,为其现有产品和正在开发的产品添加最新IP视频传输功能。该计划的综合平台整合了硬件验证的IP、参考设计和系统集成服务,支持赛灵思的All Programmable FPGA和SoC。
该计划的首个平台采用赛灵思的28nm 7系列FPGA,共包括3个新系列产品,能共同应对OEM系统的各种不同要求,涵盖从低成本大规模应用到要求最高的高性能应用需求。7系列器件是赛灵思目标设计平台(TDP)的可编程芯片基础,能帮助OEM厂商集中精力实现产品创新和差异化。
这款综合平台集成了视频接口、处理内核和压缩内核,还采用了不同的IP视频传输协议标准(如SMPTE 2022),有助于加速产品设计。此外,该平台还能集成IP视频传输用的多个通道,这样可大幅增加每个支架单元所支持的通道数量。通道密度的增加可减少占位面积,进而降低整体系统成本,而且在密度更高的架构中减少相同通道数所需的器件和卡的数量也有可能降低功耗。
提高广播工程设计的生产力
IBC 2012上演示的两款TDP和一个参考设计,凸显了赛灵思在提高广播工程设计生产力方面的领先地位:
显示目标设计平台(TDP):这款面向高性能可视系统开发的综合平台包括Kintex-7 FPGA硬件平台(带有赛灵思联盟计划高级成员东京电子器件有限公司开发的ACDC 1.0基础板)、赛灵思视频与图像处理包(一种低成本售价3,000美元的SRP,含整套IP核 )和3个参考设计。显示目标设计平台能将4路1080i视频流组合为无缝的4K2K图形,相对于前代解决方案而言能同时提升性能和降低功耗。
实时视频引擎(RTVE):赛灵思的RTVE参考设计能让控制室的核心设备路由器、切换器和多画面切换器等适应和采用新标准,从而支持与SDI、DisplayPort、HDMI™和DVI等广播级和消费类串行视频接口的互动。设计人员可设置一个开箱即用的视频系统,从而能集中精力开发特性差异化视频产品。由于RTVE运行在Kintex-7、Spartan-6和Virtex-6等多种硬件平台上,而且采用赛灵思LogiCORE™ IP核支持图像缩放、逐行扫描和OSD,因此设计人员能够在单个低成本FPGA中集成多种功能。参考设计支持多个视频处理流水线,从而可运行在10位色深上,而且支持完全4:4:4色彩次级采样,现在还提供基于web的GUI,能更方便地控制参考设计。新版RTVE 2.0提供了一些改进视频质量的增强功能,其中包括:
Tecnoroll FlexMod数字电视调制器平台 – FlexMod平台采用基于Spartan-6 FPGA的调制器模块和高速DAC,展示了其他赛灵思联盟成员(如MVD、Mindway和Binary Core)推出的调制IP,并在地面、卫星、有线、IP和移动应用中实现了多种调制方案(如DVB、ATSC、ISDB)。该平台使得调制器系统设计人员能够更快速地向市场投放产品,并轻松便捷地修改标准或升级系统以更好地支持新标准。