- 所属分类:资料下载
- 文档大小:6081.13K
- 文档类型:PDF
- 上传日期:2015-03-02
- 下载 次数:96次
- 资料类型:PDF
- UltraScale 架构背景资料
资料介绍
现在,人们需要采用一种创新型的架构来管理每秒数百Gbps信息流的系统性能,以及在全线速下进行智能处理的能力,并可扩展至Tb级流量和每秒10亿次浮点运算(teraflop)级的计算能力。单凭提升每个晶体管或系统模块的性能,或者增加系统模块数量,都不足以实现上述目标,因此必须从根本上提高通信、时钟、关键路径以及互连技术,以实现行业新一代高性能应用,满足海量数据流和智能数据包、DSP或图像处理等要求。
UltraScale™架构通过在完全可编程的架构中应用最先进的ASIC技术,可应对上述这些挑战。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同时还能从单芯片扩展到3D IC。UltraScale架构不仅能解决系统总吞吐量扩展和时延方面的局限性,而且还能直接应对先进工艺节点上的头号系统性能瓶颈——互连技术。……