本演示展现了 Kintex-7 FPGA 连接 DDR3 存储器的接口功能。从演示中可以看出将高性能1600 Mbps DDR3 设计移植到硬件平台上是多么简单。有关示例目前已经发布。这些功能使用户能够快速启动 FPGA 设计中的 DDR3 部分,以加快整体产品上市进程。这里给出的参考设计是标准的 IP 核,可通过存储器接口生成器 (MIG) IP 核免费提供。该参考设计已导入 Kintex-7 KC705 平台。本演示还采用了 ChipScope™ 分析器软件来展示接口和 DDR3 控制器的功能。该软件可以测试并验证 DDR3 接口以 1600 Mbps 的速度在Kintex-7 FPGA 开发套件 KC705 板上的 FPGA 和 DDR3 64 位 SODIMM 之间运行时的接口功能。