Xilinx高性能SPARTAN-3A DSP平台FPGA又添低功耗器件
来源:EEPW 时间:2007-08-28 浏览量:300
Xilinx, Inc.宣布其XtremeDSP™信号处理解决方案产品系列新增功耗优化的Spartan™-3A DSP器件。这个目前业已投入量产的FPGA新器件,为低成本且低功耗FPGA领域的应用如军事通信战术无线电系统、无线接入点和便携式医疗设备等,提供了高性能的数字信号处理(DSP)能力。
与标准器件产品相比,Spartan-3A DSP低功耗 (LP)器件的静态功耗降低了50%,而在待机模式下静态功耗的降低更是高达70%。同时 ,Spartan-3A DSP低功耗器件还具有工业额定等级。降低的功耗与Spartan-DSP系列固有的因集成专用DSP电路而拥有的动态功耗优势互为补充、相得益彰。事实上,与竞争FPGA产品相比,Spartan-3A DSP 3400A LP具有25%的功耗效率优势,最低成本的器件在250Mhz时钟速度下性能高达每毫瓦 4.06 GMACs。
“随着大量应用对DSP性能的要求越来越高,能效优化成为此类应用的必然需求。”赛灵思公司处理解决方案部资深营销总监Bruce Weyer说,“XtremeDSP产品线中新增的
低功耗Spartan DSP器件性能功耗比更高,因此一些需要高DSP性能的应用能够从中受益。”
高性能、低功耗的Spartan-DSP
DSP功效(power efficiency)是指完成信号处理计算时所消耗的功率。DSP功效指标适用于系统、功能、构建模块和通用操作。执行通用乘法累加操作时,Spartan-3A DSP LP器件在250Mhz时钟速度下功效达每毫瓦4.06 GMACs。
Spartan-3A DSP FPGA平台不需消费额外逻辑资源就能完成信号处理功能,因此设计人员可以在获得更高的功效的情况下达到性能和成本目标。用来构成专用DSP电路的XtremeDSP DSP48A逻辑片包括专用18 x 18乘法器和18位预加法器(pre-adder)和48位后加法器/累加器(post-adder/accumulator),能够以低成本提供优异的DSP性能。
新器件能够实现高功率效率的另一个原因是Spartan-3A DSP FPGA平台采用了高级静态功率管理(待机模式)功能,可以在保持FPGA配置数据和应用状态的情况下大幅降低FPGA功耗。这意味着在应用中器件可以根据需要快速进入和退出待机模式(suspend mode)。
Spartan-3A DSP LP可用于超级便携式超声设备等应用。在超级便携式超声设备中数字波束赋形(digital beamforming)是关键的DSP应用,而根据系统需要通道数量从16至128不等。Spartan-3A DSP FPGA平台的待机模式还可帮助延长此类应用中电池的寿命。能够从这一业内功率最低的高性能FPGA平台中受益的其它应用还包括军用通信(MILCOM)便携和移动战术无线设备以及便携式夜视设备。