作者:Steve Leibson, 赛灵思战略营销与业务规划总监
如果你喜欢使用Micron HMC(混合存储体),那么你一定对openHMC感兴趣,它是一种开源的,符合AXI4规范的HMC存储控制器,它是由德国的海德堡大学的计算机组织集团开发。它是一种可以参数定制的IP模块,你可以根据应用需求设置不同的整体数据位宽,对外局部位宽,和时钟速率。在新奥尔良举办的SC14大会上,Micron 在它自己的展台上展示了一个HMC板子与Xilinx UltraScale FPGA评估板相连实现开源HMC控制器。
这个openHMC存储器控制器实现了如下功能,正如HMC说明书1.1版本所描述:
完整的链接训练,休眠模式,链接重训练
16到128字节的读写(posted and non-posted)事务
Posted and non-posted 的Bit写和自动请求
读和写模式
完整的数据包流控制
数据包完整性检查(序列码,包长,CRC)
完整链接重试
目前支持以下配置(8或16路):
每个字2 FLITS/256 bit数据通道
每个字4 FLITS/512 bit数据通道
每个字6 FLITS/768 bit数据通道
每个字8 FLITS/1024 bit数据通道
更多信息和免费的开源IP的Verilog 代码下载,请点击这里
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Open-source-AXI4-compliant-...
© Copyright 2014 Xilinx Inc
如需转载,请注明出处